注册 登录 进入教材巡展
#
  • #
  • #

出版时间:2019-05

出版社:高等教育出版社

以下为《数字逻辑与数字系统设计(第2版)》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 高等教育出版社
  • 9787040511338
  • 2版
  • 253164
  • 45242434-4
  • 平装
  • 16开
  • 2019-05
  • 600
  • 428
  • 工学
  • 计算机科学与技术
  • 计算机科学与技术
  • 本科
内容简介

本书是依照教育部高等学校电子电气基础课程教学指导分委员会2010年审定通过的《电子技术基础课程教学基本要求》和CCC2004教学大纲要求,并考虑到电子技术课程的发展而编写的。

本书在讲清基本概念、基本原理的基础上,突出了分析方法和设计方法。在介绍传统分析、设计方法的同时,较为详细地介绍了目前在电路设计中较为流行的硬件描述语言VHDL。并配有典型、实用的例题。这些例题都是作者从多年科研和教学实践经验中提炼出来的,为读者学习、应用这些器件设计开发数字系统打下基础。

本书内容包括:数字逻辑基础、逻辑门电路、组合逻辑电路、时序逻辑电路、半导体存储器与可编程逻辑器件、脉冲波形的产生与整形、数模和模数转换、数字系统分析与设计。

本书可作为计算机类、电子类、自动化类等相关专业的教材或教学参考书,也可供相关专业的工程技术人员参考。

目录

 前辅文
 第1章 数字逻辑基础
  1.1 数制
   1.1.1 十进制
   1.1.2 二进制
   1.1.3 八进制
   1.1.4 十六进制
   1.1.5 数制转换
  1.2 二进制数的表示方法
   1.2.1 原码
   1.2.2 反码
   1.2.3 补码
  1.3 二进制数的运算
   1.3.1 二进制的加法和减法
   1.3.2 二进制乘法
   1.3.3 二进制除法
  1.4 编码
   1.4.1 二-十进制编码(BCD码)
   1.4.2 格雷码
   1.4.3 ASCII码
  1.5 逻辑代数基础
   1.5.1 逻辑变量与逻辑函数
   1.5.2 常用逻辑运算
   1.5.3 逻辑代数的定律与规则
   1.5.4 逻辑函数的表示方法
   1.5.5 逻辑函数的化简
  1.6 Multisim应用举例——逻辑函数的化简
  本章小结
  自我检测题
  习题1
 第2章 逻辑门电路
  2.1 基本逻辑门电路
   2.1.1 二极管门电路
   2.1.2 晶体管非门电路
  2.2 CMOS逻辑门电路
   2.2.1 MOS管及其开关模型
   2.2.2 CMOS反相器
   2.2.3 CMOS与非门
   2.2.4 CMOS或非门
   2.2.5 其他类型的CMOS门电路
   2.2.6 高速CMOS门电路
   2.2.7 低电压CMOS门电路
   2.2.8 CMOS门电路的技术参数
  2.3 TTL逻辑门电路
   2.3.1 TTL与非门
   2.3.2 TTL与非门的电压传输特性及噪声容限
   2.3.3 TTL与非门的静态输入、输出特性
   2.3.4 TTL与非门的动态特性
   2.3.5 TTL与非门的主要性能参数
   2.3.6 其他类型的TTL门电路
  2.4 ECL电路
  2.5 CMOS电路与TTL电路的接口
   2.5.1 用CMOS电路驱动TTL电路
   2.5.2 用TTL电路驱动CMOS电路
   2.5.3 用CMOS或TTL电路驱动LED
  本章小结
  自我检测题
  习题2
 第3章 组合逻辑电路
  3.1 组合逻辑电路特点
  3.2 小规模集成电路构成的组合电路的分析与设计
   3.2.1 分析方法
   3.2.2 设计方法
  3.3 编码器
   3.3.1 二进制编码器
   3.3.2 二进制优先编码器
   3.3.3 二-十进制优先编码器
  3.4 译码器
   3.4.1 二进制译码器
   3.4.2 二-十进制译码器
   3.4.3 半导体数码管和七段字形译码器
  3.5 数据分配器与数据选择器
   3.5.1 数据分配器
   3.5.2 数据选择器
  3.6 数值比较电路
   3.6.1 比较原理
   3.6.2 1位比较器
   3.6.3 4位比较器
  3.7 算术运算电路
   3.7.1 二进制加法运算
   3.7.2 二进制减法运算
   3.7.3 二进制乘法运算
   3.7.4 算术逻辑单元
  3.8 奇偶校验电路
   3.8.1 奇偶校验的基本原理
   3.8.2 中规模集成奇偶发生器/校验器
  3.9 用中规模集成电路构成的组合电路的设计
  3.10 组合逻辑电路的竞争-冒险
   3.10.1 竞争-冒险的产生
   3.10.2 竞争-冒险的判断
   3.10.3 竞争-冒险的消除
  3.11 Multisim应用实例——组合电路的分析
  本章小结
  自我检测题
  习题3
 第4章 时序逻辑电路
  4.1 时序逻辑电路的特点和表示方法
   4.1.1 时序逻辑电路的特点
   4.1.2 时序逻辑电路的表示方法
  4.2 触发器
   4.2.1 基本RS触发器
   4.2.2 具有使能端的RS触发器(同步RS触发器)
   4.2.3 同步D触发器(D flip-flop)
   4.2.4 同步JK触发器(JK flip-flop)
   4.2.5 主从触发器(master-slave flip-flop)
   4.2.6 CMOS集成触发器
  4.3 时序逻辑电路的分析与设计
   4.3.1 时序逻辑电路的分析方法
   4.3.2 时序逻辑电路的设计方法
  4.4 寄存器
   4.4.1 数码寄存器
   4.4.2 锁存器
   4.4.3 移位寄存器
  4.5 计数器
   4.5.1 计数器分类
   4.5.2 二进制计数器(binary counter)
   4.5.3 十进制计数器(decade counter)
   4.5.4 可逆计数器
   4.5.5 用中规模集成计数器构成任意进制计数器
   4.5.6 移位寄存器型计数器
  4.6 顺序脉冲发生器
  4.7 Multisim应用实例——时序逻辑电路的分析与设计
  本章小结
  自我检测题
  习题4
 第5章 半导体存储器和可编程逻辑器件
  5.1 半导体存储器分类
  5.2 只读存储器ROM
   5.2.1 固定ROM
   5.2.2 可编程只读存储器(PROM)
   5.2.3 可擦除可编程只读存储器(EPROM)
   5.2.4 快闪存储器(Flash Memory)
  5.3 随机存储器(RAM)
   5.3.1 静态随机存储器(SRAM)
   5.3.2 动态随机存储器(DRAM)
  5.4 存储器扩展及应用
   5.4.1 位扩展
   5.4.2 字扩展方式
  5.5 可编程逻辑器件基础
   5.5.1 PLD的逻辑表示
   5.5.2 PLD的分类
   5.5.3 PLD的开发流程
  5.6 通用阵列逻辑GAL
   5.6.1 GAL的结构及其工作原理
   5.6.2 GAL的设计及编程
  5.7 复杂可编程逻辑器件CPLD
   5.7.1 Xilinx XC9500系列CPLD简介
   5.7.2 Xilinx XC9500系列内部结构
  5.8 现场可编程门逻辑阵列FPGA
   5.8.1 Xilinx公司的XC4000系列器件的技术性能简介
   5.8.2 XC4000系列器件的结构体系
  本章小结
  自我检测题
  习题5
 第6章 脉冲波形的产生与整形
  6.1 多谐振荡器
   6.1.1 门电路构成的多谐振荡器
   6.1.2 石英晶体多谐振荡器
  6.2 单稳态触发器
   6.2.1 门电路构成的单稳态触发器
   6.2.2 集成单稳态触发器
   6.2.3 单稳态触发器的应用
  6.3 施密特触发器
   6.3.1 门电路构成的施密特触发器
   6.3.2 集成施密特触发器
   6.3.3 施密特触发器的应用
  6.4 集成555定时器及其应用
   6.4.1 电路组成及工作原理
   6.4.2 集成555定时器的应用
  本章小结
  自我检测题
  习题6
 第7章 数模和模数转换
  7.1 基本概念
  7.2 数模转换器(DAC)
   7.2.1 二进制权电阻DAC
   7.2.2 R-2R倒T形电阻网络DAC
   7.2.3 DAC的主要技术指标
   7.2.4 集成DAC
   7.2.5 DAC应用举例
  7.3 模数转换器(ADC)
   7.3.1 模数转换的基本过程
   7.3.2 并联比较型ADC
   7.3.3 反馈比较式ADC
   7.3.4 双积分型ADC
   7.3.5 ADC的主要技术指标
   7.3.6 集成ADC
   7.3.7 ADC的典型应用
  7.4 综合应用举例
  本章小结
  自我检测题
  习题7
 第8章 数字系统分析与设计
  8.1 数字系统概述
  8.2 乘法器的原理及设计
   8.2.1 乘法器工作原理
   8.2.2 采用VHDL描述的乘法器
  8.3 除法器的原理及设计方法
   8.3.1 除法器的工作原理
   8.3.2 用VHDL描述的除法器
  8.4 简易CPU工作原理及设计方法
   8.4.1 简易CPU的工作原理
   8.4.2 采用VHDL描述的ALU
  8.5 数字频率计的原理及设计
   8.5.1 数字频率计的原理
   8.5.2 数字频率计的VHDL描述
  8.6 数字信号发生器的原理及设计
   8.6.1 数字信号发生器(DDS)的原理
   8.6.2 数字信号发生器(DDS)的VHDL描述
  本章小结
  自我检测题
  习题8
 附录A VHDL硬件描述语言
  A.1 概述
  A.2 VHDL程序结构
   A.2.1 实体
   A.2.2 类属说明和端口说明
   A.2.3 结构体及其描述方式
   A.2.4 库、程序包
  A.3 VHDL中的标识符、数据对象、数据类型及属性
   A.3.1 标识符(identifier)
   A.3.2 数据对象
   A.3.3 数据类型(data type)
   A.3.4 数据类型的转换
  A.4 VHDL中的运算符和操作符
  A.5 VHDL的主要语句及应用
   A.5.1 进程语句(process statement)
   A.5.2 信号赋值语句(signal assignment statement)
   A.5.3 顺序描述语句
   A.5.4 COMPONENT语句和COMPONENT INSTANT语句
  A.6 VHDL中属性的描述及定义语句
   A.6.1 数值类属性
   A.6.2 函数类属性
 附录B 电气图用图形符号二进制逻辑单元(GB 4728.12—85)简介
  B.1 符号的构成
  B.2 逻辑约定
   B.2.1 内部逻辑状态和外部逻辑状态
   B.2.2 逻辑约定
  B.3 各种限定性符号
   B.3.1 总限定性符号
   B.3.2 与输入、输出和其他连接有关的限定性符号
  B.4 关联标注法
   B.4.1 关联标注法的规则
   B.4.2 关联类型
  B.5 常用器件符号示例
 附录C 常用逻辑符号对照表
 附录D 国产半导体集成电路型号命名法(GB 3430—82)
  D.1 型号的组成
  D.2 例示
 参考文献