- 电子工业出版社
- 9787121280870
- 1-14
- 194536
- 48252953-4
- 平塑
- 16开
- 2024-03
- 570
- 328
- 工学
- 电子科学与技术
- TN79
- 电子电气基础
- 本科
目录
目 录__eol__第1章 数字逻辑基础__eol__ 1.1 数制与编码__eol__ 1.1.1 数制__eol__ 1.1.2 数制间的转换__eol__ 1.1.3 编码__eol__ 1.2 逻辑代数__eol__ 1.2.1 逻辑变量与逻辑函数概念__eol__ 1.2.2 三种基本逻辑及其运算__eol__ 1.2.3 复合逻辑及其运算__eol__ 1.2.4 逻辑函数的描述__eol__ 1.2.5 逻辑代数的定律、规则及常用公式__eol__ 1.3 逻辑函数化简__eol__ 1.3.1 逻辑函数的最简形式__eol__ 1.3.2 逻辑函数的代数化简法__eol__ 1.3.3 图解化简法(卡诺图化简法)__eol__ 1.3.4 具有无关项的逻辑函数及其化简__eol__ 本章小结__eol__ 习题一__eol__第2章 逻辑门电路__eol__ 2.1 概述__eol__ 2.2 半导体器件的开关特性__eol__ 2.2.1 半导体二极管的开关特性__eol__ 2.2.2 双极型三极管的开关特性__eol__ 2.2.3 MOS管的开关特性__eol__ 2.3 分立元件门电路__eol__ 2.3.1 二极管与门__eol__ 2.3.2 二极管或门__eol__ 2.3.3 三极管非门__eol__ 2.4 TTL集成门电路__eol__ 2.4.1 TTL集成门电路的结构__eol__ 2.4.2 TTL门电路__eol__ 2.5 MOS门电路__eol__ 2.5.1 NMOS门电路__eol__ 2.5.2 CMOS门电路__eol__ 2.5.3 CMOS集成电路的主要特点和使用中应注意的问题__eol__ 2.6 TTL电路与CMOS电路的接口__eol__ 本章小结__eol__ 习题二__eol__第3章 组合逻辑电路__eol__ 3.1 概述__eol__ 3.2 组合逻辑电路的基本分析和设计方法__eol__ 3.2.1 组合逻辑电路的基本分析方法__eol__ 3.2.2 组合逻辑电路的基本设计方法__eol__ 3.3 若干常用的组合逻辑电路__eol__ 3.3.1 全加法器__eol__ 3.3.2 编码器__eol__ 3.3.3 数值比较器__eol__ 3.3.4 译码器__eol__ 3.3.5 数据分配器__eol__ 3.3.6 数据选择器__eol__ 3.4 组合电路中的竞争—冒险__eol__ 3.4.1 竞争—冒险的概念及其产生原因__eol__ 3.4.2 消除竞争—冒险的方法__eol__ 本章小结__eol__ 习题三__eol__第4章 触发器__eol__ 4.1 概述__eol__ 4.2 电平型基本RS触发器__eol__ 4.2.1 与非门构成的基本RS触发器__eol__ 4.2.2 或非门构成的基本RS触发器__eol__ 4.2.3 电平型基本RS触发器的动作特点__eol__ 4.3 时钟控制的电平触发器(同步触发器)__eol__ 4.3.1 同步RS触发器__eol__ 4.3.2 同步D触发器__eol__ 4.3.3 同步JK触发器__eol__ 4.3.4 同步T触发器和T′触发器__eol__ 4.3.5 同步触发器的动作特点__eol__ 4.4 主从触发器__eol__ 4.4.1 主从RS触发器__eol__ 4.4.2 主从D触发器__eol__ 4.4.3 主从JK触发器__eol__ 4.5 边沿触发器__eol__ 4.5.1 维持阻塞结构正边沿触发器__eol__ 4.5.2 利用传输延迟时间的负边沿触发器__eol__ 4.6 CMOS触发器__eol__ 4.6.1 带使能端的CMOS型D触发器__eol__ 4.6.2 CMOS主从D触发器__eol__ 4.6.3 CMOS主从JK触发器__eol__ 4.7 钟控触发器的逻辑功能及其描述方法__eol__ 4.7.1 钟控触发器按逻辑功能的分类__eol__ 4.7.2 触发器的电路结构和逻辑功能的关系__eol__ 4.8 不同类型触发器之间的转换__eol__ 4.8.1 D型触发器转换成JK型触发器__eol__ 4.8.2 JK型触发器转换成D触发器__eol__ 4.9 触发器的动态参数__eol__ 本章小结__eol__ 习题四__eol__第5章 时序逻辑电路__eol__ 5.1 概述__eol__ 5.2 时序逻辑电路的状态转换表、状态转换图和时序图__eol__ 5.2.1 状态转换表(state table)__eol__ 5.2.2 状态转换图(state diagram)__eol__ 5.2.3 时序图(timing diagram)__eol__ 5.3 同步时序逻辑电路的分析和设计方法__eol__ 5.3.1 同步时序逻辑电路的分析方法__eol__ 5.3.2 同步时序逻辑电路的设计方法__eol__ 5.4 异步时序电路的分析和设计方法__eol__ 5.4.1 脉冲型异步时序电路的分析方法__eol__ 5.4.2 脉冲型异步时序电路的设计方法__eol__ 5.5 几种常用的时序逻辑电路__eol__ 5.5.1 寄存器和移位寄存器(Register and Shift Register)__eol__ 5.5.2 计数器__eol__ *5.5.3 顺序脉冲发生器__eol__ *5.5.4 序列信号发生器__eol__ *5.6 时序逻辑电路中的竞争—冒险现象__eol__ 本章小结__eol__ 习题五__eol__第6章 脉冲信号的产生与整形__eol__ 6.1 概述__eol__ 6.2 时基集成电路的结构和工作原理__eol__ 6.2.1 555时基电路的特点和封装__eol__ 6.2.2 555时基电路的工作原理__eol__ 6.2.3 双极型555和CMOS型555的性能比较__eol__ 6.3 施密特触发器__eol__ 6.3.1 集成施密特触发器__eol__ 6.3.2 用555定时器接成的施密特触发器__eol__ 6.3.3 施密特触发器的应用__eol__ 6.4 单稳态触发器__eol__ 6.4.1 用门电路组成的单稳态触发器__eol__ 6.4.2 集成单稳态触发器__eol__ 6.4.3 用555时基电路构成的单稳态触发器__eol__ 6.4.4 单稳态触发器的应用__eol__ 6.5 多谐振荡器__eol__ 6.5.1 对称式多谐振荡器__eol__ 6.5.2 非对称式多谐振荡器__eol__ 6.5.3 环形振荡器__eol__ 6.5.4 用施密特触发器构成的多谐振荡器__eol__ 6.5.5 石英晶体多谐振荡器__eol__ 6.5.6 用555时基电路构成的多谐振荡器__eol__ *6.5.7 压控振荡器__eol__ 本章小结__eol__ 习题六__eol__第7章 半导体存储器__eol__ 7.1 概述__eol__ 7.2 只读存储器(ROM)__eol__