数字电子技术基础(第2版)
¥39.00定价
作者: 韩焱
出版时间:2023-02
出版社:电子工业出版社
“十二五”普通高等教育本科国家级规划教材
- 电子工业出版社
- 9787121216411
- 1-25
- 62102
- 48252910-4
- 平塑
- 16开
- 2023-02
- 530
- 300
- 工学
- 电子科学与技术
- TN79
- 电子电气基础
- 本科
目录
目 录__eol__第1章 数字电路基础 (1)__eol__1.1 数字电路概述 (1)__eol__1.1.1 模拟信号与数字信号 (1)__eol__1.1.2 数字信号的表示方法 (1)__eol__1.1.3 数字电路 (2)__eol__1.2 数制和码制 (3)__eol__1.2.1 几种常用数制 (4)__eol__1.2.2 不同数制之间的相互转换 (5)__eol__1.2.3 码制 (7)__eol__1.3 二进制算术运算 (9)__eol__1.4 逻辑代数基础 (10)__eol__1.4.1 逻辑代数的三种基本运算 (10)__eol__1.4.2 逻辑代数的基本公式和常用公式 (13)__eol__1.4.3 逻辑代数的基本规则 (14)__eol__1.5 逻辑函数的化简 (15)__eol__1.5.1 逻辑函数的最简形式及变换 (15)__eol__1.5.2 逻辑函数的公式化简法 (16)__eol__1.5.3 用卡诺图化简逻辑函数 (17)__eol__1.6 逻辑关系描述方法的相互转换 (23)__eol__1.6.1 用波形图描述逻辑函数 (23)__eol__1.6.2 逻辑函数描述方法间的转换 (24)__eol__1.7 硬件描述语言VHDL简介 (26)__eol__1.7.1 VHDL的基本结构 (26)__eol__1.7.2 VHDL的语言元素 (28)__eol__1.7.3 VHDL的基本语句 (31)__eol__本章小结 (33)__eol__自测题 (34)__eol__习题1 (35)__eol__第2章 逻辑门电路 (37)__eol__2.1 半导体器件的开关特性 (37)__eol__2.1.1 半导体二极管的开关特性 (38)__eol__2.1.2 晶体三极管的开关特性 (39)__eol__2.2 分立元件门电路 (40)__eol__2.3 TTL集成逻辑门 (42)__eol__2.3.1 TTL与非门的电路结构与工作原理 (42)__eol__2.3.2 TTL与非门的外部电气特性与主要参数 (43)__eol__2.3.3 TTL与非门的改进系列 (50)__eol__2.3.4 其他逻辑功能的TTL门电路 (52)__eol__2.3.5 TTL集电极开路门(OC门)和三态输出门(TS门) (53)__eol__2.3.6 TTL门电路的使用规则 (57)__eol__*2.4 其他类型的双极型数字集成电路 (59)__eol__2.4.1 发射极耦合逻辑(ECL)门 (59)__eol__2.4.2 集成注入逻辑(I2L)门 (60)__eol__2.5 CMOS逻辑门 (61)__eol__2.5.1 MOS管的开关特性 (62)__eol__2.5.2 CMOS反相器 (63)__eol__2.5.3 其他逻辑功能的CMOS门电路 (66)__eol__2.5.4 CMOS传输门 (67)__eol__2.5.5 CMOS漏极开路门与CMOS三态输出门 (68)__eol__2.5.6 各种系列CMOS数字集成电路的比较 (69)__eol__2.5.7 CMOS门电路的使用规则 (70)__eol__*2.6 Bi-CMOS门电路 (71)__eol__2.7 门电路的VHDL描述 (72)__eol__本章小结 (73)__eol__自测题 (73)__eol__习题2 (74)__eol__第3章 组合逻辑电路 (77)__eol__3.1 概述 (77)__eol__3.2 基于门电路的组合逻辑电路的分析与设计 (77)__eol__3.2.1 基于门电路的组合逻辑电路的分析 (78)__eol__3.2.2 基于门电路的组合逻辑电路的设计 (79)__eol__3.3 常用集成中规模组合逻辑电路 (80)__eol__3.3.1 编码器 (80)__eol__3.3.2 译码器 (83)__eol__3.3.3 数据选择器 (89)__eol__3.3.4 数值比较器 (91)__eol__3.3.5 加法器 (92)__eol__3.4 中规模组合逻辑电路的应用 (95)__eol__3.4.1 译码器的应用 (96)__eol__3.4.2 数据选择器的应用 (99)__eol__3.4.3 全加器的应用 (101)__eol__3.5 竞争-冒险 (102)__eol__3.5.1 竞争-冒险的基本概念 (102)__eol__3.5.2 竞争-冒险的判断方法 (103)__eol__3.5.3 竞争-冒险的消除方法 (104)__eol__3.6 组合逻辑电路的VHDL描述 (105)__eol__3.6.1 编码器的VHDL描述 (105)__eol__3.6.2 译码器的VHDL描述 (106)__eol__3.6.3 4选1数据选择器的VHDL描述 (106)__eol__本章小结 (107)__eol__自测题 (107)__eol__习题3 (109)__eol__第4章 触发器 (113)__eol__4.1 概述 (113)__eol__4.2 基本RS触发器 (114)__eol__4.2.1 与非门组成的基本RS触发器 (114)__eol__4.2.2 或非门组成的基本RS触发器 (116)__eol__4.2.3 应用举例 (117)__eol__4.3 同步触发器 (118)__eol__4.3.1 同步RS触发器 (118)__eol__4.3.2 同步D触发器 (120)__eol__4.3.3 同步触发器的空翻现象 (121)__eol__4.4 主从触发器 (121)__eol__4.4.1 主从RS触发器 (121)__eol__4.4.2 主从JK触发器 (122)__eol__4.4.3 其他主从结构的触发器 (125)__eol__4.5 边沿触发器 (126)__eol__4.5.1 维持-阻塞边沿D触发器 (126)__eol__4.5.2 用CMOS传输门组成的边沿D触发器 (128)__eol__4.5.3 利用传输延迟时间的边沿JK触发器 (128)__eol__4.6 触发器的电路结构和逻辑功能的关系 (130)__eol__4.7 集成触发器简介及其应用举例 (130)__eol__4.8 触发器的VHDL描述 (133)__eol__本章小结 (135)__eol__自测题 (135)__eol__习题4 (137)__eol__第5章 时序逻辑电路 (141)__eol__5.1 概述 (141)__eol__5.2 时序逻辑电路的分析 (142)__eol__5.2.1 分析时序逻辑电路的一般步骤 (142)__eol__5.2.2 寄存器和移位寄存器 (142)__eol__5.2.3 计数器 (147)__eol__5.3 时序逻辑电路的设计 (163)__eol__5.4 中规模集成时序逻辑电路及其应用 (171)__eol__5.4.1 集成计数器的应用 (172)__eol__5.4.2 寄存器的应用 (177)__eol__5.5 顺序脉冲发生器和序列信号发生器 (178)__eol__5.5.1 顺序脉冲发生器 (178)__eol__5.5.2 序列信号发生器 (180)__eol__5.6 利用VHDL硬件描述语言的时序逻辑电路设计 (182)__eol__5.6.1 VHDL中的状态描述 (182)__eol__5.6.2 一般时序逻辑电路的VHDL描述举例 (183)__eol__5.6.3 状态机及其VHDL描述 (184)__eol__本章小结 (189)__eol__自测题 (189)__eol__习题5 (191)__eol__第6章 脉冲信号的产生与整形 (196)__eol__6.1 概述 (196)__eol__6.2 施密特触发器 (197)__eol__6.2.1 门电路构成的施密特触发器 (197)__eol__6.2.2 集成施密特触发器 (199)__eol__6.2.3 用555定时器构成的施密特触发器 (201)__eol__6.2.4 施密特触发器的应用 (204)__eol__6.3 单稳态触发器 (205)__eol__6.3.1 门电路构成的单稳态触发器 (205)__eol__6.3.2 集成单稳态触发器 (207)__eol__6.3.3 用555定时器构成的单稳态触发器 (209)__eol__6.3.4 单稳态触发器的应用 (211)__eol__6.4 多谐振荡器 (213)__eol__6.4.1 用门电路组成的多谐振荡器 (213)__eol__6.4.2 石英晶体组成的多谐振荡器 (214)__eol__6.4.3 由555定时器构成的多谐振荡器 (215)__eol__6.4.4 多谐振荡器的应用——燃气灶熄火声光报警电路 (217)__eol__本章小结 (218)__eol__自测题 (218)__eol__习题6 (219)__eol__第7章 半导体存储器 (222)__eol__7.1 概述 (222)__eol__7.1