注册 登录 进入教材巡展
#

出版时间:2023-05

出版社:电子工业出版社

以下为《微机原理与接口技术(第5版)》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 电子工业出版社
  • 9787121416071
  • 1-5
  • 421608
  • 48253467-4
  • 平塑
  • 16开
  • 2023-05
  • 544
  • 340
  • 工学
  • 计算机科学与技术
  • 计算机科学与技术
  • 本科 高职
目录
目 录__eol__第1章 计算机基本知识 1__eol__1.1 微型计算机组成 1__eol__1.2 微型计算机中信息的表示和运算基础 2__eol__1.2.1 二进制数的表示和运算 3__eol__1.2.2 二–十进制(BCD)数的表示和运算 4__eol__1.2.3 十六进制数的表示和运算 6__eol__1.2.4 带符号二进制数的表示和运算 7__eol__1.2.5 字符的编码表示 9__eol__1.3 进制及其转换 10__eol__1.3.1 十进制整数到任意进制整数的转换 10__eol__1.3.2 任意进制整数到十进制整数的转换 11__eol__1.3.3 二进制数与十六进制数的转换 12__eol__1.3.4 带符号二进制整数与十进制整数的转换 12__eol__1.4 逻辑电路及应用 13__eol__1.4.1 译码器及其应用 13__eol__1.4.2 计数器及其应用 14__eol__1.4.3 原理机 15__eol__习题1 16__eol__第2章 8086系统结构 18__eol__2.1 8086 CPU结构 18__eol__2.1.1 8086 CPU的内部结构 18__eol__2.1.2 8086 CPU的寄存器结构 20__eol__2.1.3 8086 CPU的引脚及功能 27__eol__2.2 8086 CPU的结构和配置 29__eol__2.2.1 8086存储器结构 29__eol__2.2.2 8086 CPU的输入/输出结构 34__eol__2.2.3 8086 CPU的最小模式和最大模式系统 35__eol__2.3 8086 CPU内部时序 37__eol__习题2 41__eol__第3章 8086指令系统 42__eol__3.1 8086指令的特点 42__eol__3.2 8086 CPU的寻址方式 43__eol__3.2.1 8086寻址方式的说明 43__eol__3.2.2 寻址方式介绍 44__eol__3.3 8086 CPU的指令格式及数据类型 47__eol__3.4 8086的指令集 48__eol__3.4.1 数据传输指令 49__eol__3.4.2 算术运算指令 55__eol__3.4.3 位操作指令 63__eol__3.4.4 串处理指令 68__eol__3.4.5 程序控制转移指令 71__eol__3.4.6 处理器控制指令 76__eol__习题3 78__eol__第4章 8086汇编语言程序设计 81__eol__4.1 8086汇编语言的语句 81__eol__4.2 8086汇编语言中的伪指令 83__eol__4.2.1 符号定义语句 83__eol__4.2.2 变量定义语句 84__eol__4.2.3 段定义语句 86__eol__4.2.4 过程定义语句 90__eol__4.2.5 结束语句 90__eol__4.3 8086汇编语言中的运算符 90__eol__4.3.1 常用运算符和操作符 90__eol__4.3.2 运算符的优先级别 93__eol__4.4 汇编语言程序设计 93__eol__4.4.1 汇编语言程序设计基本步骤 94__eol__4.4.2 汇编语言程序的基本结构 94__eol__4.5 宏定义和宏调用 101__eol__4.6 汇编语言程序设计与上机调试 103__eol__4.6.1 汇编语言程序设计实例 103__eol__4.6.2 DOS功能调用和子程序设计 113__eol__4.6.3 汇编语言程序上机调试 117__eol__习题4 118__eol__第5章 存储器原理与接口 119__eol__5.1 存储器分类 119__eol__5.2 多层存储结构 121__eol__5.3 主存储器及存储控制 123__eol__5.3.1 主存储器 123__eol__5.3.2 主存储器的基本组成 125__eol__5.4 8086系统的存储器组织 127__eol__5.4.1 8086 CPU的存储器接口 127__eol__5.4.2 存储器接口举例 130__eol__5.5 现代内存芯片技术 135__eol__习题5 136?__eol__第6章 微型计算机的输入和输出 137__eol__6.1 CPU与外设通信的特点 137__eol__6.1.1 I/O端口的寻址方式 138__eol__6.1.2 I/O端口地址的形成 138__eol__6.2 输入方式和输出方式 139__eol__6.3 CPU与外设通信的接口 140__eol__6.3.1 同步传输方式与接口 140__eol__6.3.2 异步查询方式与接口 142__eol__6.4 8086 CPU的输入和输出 144__eol__习题6 146__eol__第7章 可编程接口芯片 147__eol__7.1 可编程并行接口芯片8255A 148__eol__7.1.1 8255A的内部结构 148__eol__7.1.2 8255A的引脚 149__eol__7.1.3 8255A的工作方式及编程 150__eol__7.1.4 8255A的功能 152__eol__7.1.5 8255A应用举例 159__eol__7.2 可编程定时/计数器接口芯片8253 166__eol__7.2.1 8253的内部结构 168__eol__7.2.2 8253的引脚分配 169__eol__7.2.3 8253的编程 170__eol__7.2.4 8253的工作方式 172__eol__7.2.5 8253应用举例 180__eol__习题7 183__eol__第8章 串行输入/输出接口 185__eol__8.1 串行通信接口 186__eol__8.1.1 串行通信的实现 186__eol__8.1.2 串行通信的基本概念 191__eol__8.1.3 可编程串行通信接口芯片8251A简介 195__eol__8.1.4 串行通信接口RS-232C 203__eol__8.2 USB简介 209__eol__8.2.1 USB概述 209__eol__8.2.2 USB工作原理 213__eol__8.2.3 USB传输方式 215__eol__8.2.4 USB设备列举 216__eol__8.3 USB总线转接芯片—CH341简介 217__eol__习题8 219__eol__第9章 中断和中断管理 220__eol__9.1 中断原理 220__eol__9.1.1 从无条件传输、条件传输到中断传输 221__eol__9.1.2 中断概念 222__eol__9.1.3 中断应用 222__eol__9.2 中断系统组成及其功能 223__eol__9.2.1 与中断有关的触发器 223__eol__9.2.2 中断条件 224__eol__9.2.3 中断响应过程 225__eol__9.3 中断源识别及中断优先权 226__eol__9.3.1 中断源识别 227__eol__9.3.2 中断优先权 229__eol__9.4 8086中断系统 231__eol__9.4.1 不可屏蔽中断 231__eol__9.4.2 可屏蔽中断 231__eol__9.4.3 软件中断 232__eol__9.4.4 中断概念的再讨论 234__eol__9.5 8086 CPU的中断管理 235__eol__9.5.1 8086 CPU的中断处理顺序 235__eol__9.5.2 8086 CPU的中断服务入口地址表 235__eol__9.5.3 中断入口地址设置 235__eol__9.6 可编程中断控制器8259A简介 239__eol__9.6.1 8259A的内部结构及引脚分配 239__eol__9.6.2 8259A的中断管理方式 241__eol__9.6.3 8259A的编程与应用 243__eol__9.7 IBM PC硬件中断 248__eol__9.7.1 中断设置 248__eol__9.7.2 计算机中断资源的使用 249__eol__9.7.3 中断举例 249__eol__习题9 252__eol__第10章 DAC和ADC及其应用 253__eol__10.1 从物理信号到电信号的转换 254__eol__10.2 DAC及其接口技术 257__eol__10.2.1 AD558(并行8位DAC) 257__eol__10.2.2 TLC5620(串行8位DAC) 259__eol__10.2.3 12位DAC 262__eol__10.3 ADC及其接口 262__eol__10.3.1 A/D转换原理 263__eol__10.3.2 A/D转换与微机接口技术的一般原理 264__eol__10.3.3 A/D转换与微机接口电路 264__eol__10.3.4 ADC0809 267__eol__10.3.5 TLC0831(串行8位ADC) 271__eol__10.4 微机应用实例 273__eol__习题10 27