Verilog HDL入门(第3版) / 国外数字系统设计经典教材系统
¥39.00定价
作者: [美]巴斯克著,夏宇闻、甘伟译
出版社:北京航空航天大学出版社
- 北京航空航天大学出版社
- 9787811242485
- 230951
内容简介
本书简要介绍了Verilog硬件描述语言的基础知识,包括语言的基本内容和基本结构,以及利用该语言在各种层次上对数字系统的建模方法。书中列举了大量实例,帮助读者掌握语言本身和建模方法,对实际数字系统设计也很有帮助。第3版中添加了与Verilog2001有关的新内容。本书是VerilogHDL的初级读本,可作为计算机、电子、电气及自控等专业相关课程的教材,也可用作相关科研人员的参考书。
目录
第1章 简介 1.1 什么是Verilog HDL? 1.2 历史 1.3 主要能力 1.4 练习题第2章 入门指南 2.1 模块 2.2 延迟 2.3 数据流风格的描述 2.4 行为风格的描述 2.5 结构风格的描述 2.6 混合设计风格的描述 2.7 设计的仿真 2.8 练习题第3章 Verilog语言要素 3.1 标识符 3.2 注释 3.3 格式 3.4 系统任务和系统函数 3.5 编译器指令 3.6 值集合 3.7 数据类型 3.8 参数 3.9 练习题第4章 表达式 4.1 操作数 4.2 操作符 4.3 表达式的类型 4.4 练习题第5章 门级建模 5.1 内建基元(原语)门 5.2 多输入门 5.3 多输出门 5.4 三态门 5.5 上拉门和下拉门(电阻) 5.6 MOS开关 5.7 双向开关 5.8 门延迟 5.9 实例数组 5.10 隐含的线网 5.11 一个简单的示例 5.12 2-4编码器举例 5.13 主/从触发器举例 5.14 奇偶校验电路 5.15 练习题第6章 用户定义的原语(基元UDP)第7章 数据流建模第8章 行为级建模第9章 结构建模第10章 其他论题第11章 验证第12章 建模示例附录A 语法参考资料参考文献索引