注册 登录 进入教材巡展
#
  • #

出版时间:2015年8月

出版社:人民邮电出版社

获奖信息:21世纪高等教育计算机规划教材  

以下为《计算机逻辑设计》的配套数字资源,这些资源在您购买图书后将免费附送给您:
  • 人民邮电出版社
  • 9787115382412
  • 1-1
  • 129831
  • 46212140-1
  • 平装
  • 16开
  • 2015年8月
  • 499
  • 296
  • TP302.2
  • 计算机科学
  • 本科
作者简介
余立功,南京理工大学计算机学院教师,主要研究软件工程,多媒体信息处理,分布式系统与服务计算等课程。担任校ACM/ICPC集训队总教练。主要讲授软件工程项目管理、计算机逻辑设计等。
查看全部
内容简介
  余立功主编的《计算机逻辑设计》主要介绍计算机逻辑分析和设计的基本理论和方法,包括开关理论基础、逻辑器件、组合逻辑的分析与设计方法、时序逻辑的分析与设计方法。全书淡化了具体芯片的功能,而强化了逻辑设计对于硬件构成的作用。通过对EDA环境及语言的介绍,读者能方便地对计算机逻辑设计进行实践操作。全书共分为9章,内容包括:开关理论基础、逻辑电路器件、逻辑函数优化、组合逻辑的分析与设计、时序逻辑构件、时序逻辑的分析与设计、综合逻辑设计、逻辑设计的VHDL语言、逻辑设计环境及实例。
  本书结合了作者多年的教学实践经验,吸取了国内外有关名著、资料的精华,目标明确,重点突出,与计算机专业相关课程衔接紧密。本书含有大量例题与习题,适合读者边学边练。
  本书可作为普通院校计算机及相关专业的计算机逻辑基础(原数字电路)等课程的教材,也可作为相关行业从业人员的参考用书。
目录
第1章 开关理论基础
 1.1 硬件技术概述
 1.2 数制与编码
  1.2.1 进制与二进制
  1.2.2 进制间数值的相互转换
  1.2.3 二-十进制码
  1.2.4 数的编码
  1.2.5 其他编码
 1.3 开关逻辑理论
  1.3.1 基本逻辑运算
  1.3.2 复合逻辑运算
  1.3.3 基本定律和规则
  1.3.4 逻辑函数的标准形式
  1.3.5 逻辑函数的等价转换
 1.4 小结
 习题
第2章 逻辑电路元器件
 2.1 晶体管开关原理
 2.2 NMOS 逻辑门
 2.3 CMOS 逻辑门
 2.4 晶体管逻辑电路的性质
  2.4.1 逻辑电路的等效电阻
  2.4.2 逻辑电路的传输特性
  2.4.3 逻辑电路的动态性质
  2.4.4 逻辑电路的功耗性质
  2.4.5 逻辑电路的负载特性
 2.5 缓冲器、传输门和三态门
 2.6 正逻辑与负逻辑
 2.7 7400系列标准芯片
 2.8 可编程逻辑器件
  2.8.1 可编程逻辑阵列(PLA)
  2.8.2 可编程阵列逻辑 (PAL)
  2.8.3 阵列的编程
  2.8.4 复杂可编程逻辑器件(CPLD)
  2.8.5 可编程逻辑器件(PLD)的实现
  2.8.6 现场可编程门阵列(FPGA)
  2.8.7 现场可编程门阵列(FPGA)的实现
 2.9 定制芯片、标准单元和门阵列
 2.10 小结
 习题
第3章 逻辑函数优化
 3.1 公式法化简
 3.2 卡诺图法化简
  3.2.1 卡诺图的构成
  3.2.2 卡诺图表示逻辑函数
  3.2.3 卡诺图上合并最小项
  3.2.4 卡诺图化简逻辑函数
  3.2.5 卡诺图法与公式法
  3.2.6 不完全确定的逻辑函数及其化简
  3.2.7 多输出逻辑函数的化简
 3.3 列表法化简
 3.4 小结
 习题
第4章 组合逻辑的分析与设计
 4.1 小型组合逻辑的分析
 4.2 小型组合逻辑的设计
 4.3 逻辑运算元件
  4.3.1 多路选择器
  4.3.2 编码器
  4.3.3 译码器
  4.3.4 码型转换器
 4.4 算术运算元件
  4.4.1 加法器
  4.4.2 加/减法器
  4.4.3 比较器
  4.4.4 乘法器
 4.5 中型组合逻辑的分析与设计
 4.6 小结
 习题
第5章 时序逻辑元件
 5.1 双稳态存储单元
 5.2 锁存器
  5.2.1 基本RS锁存器
  5.2.2 门控RS锁存器
  5.2.3 门控D 锁存器
 5.3 触发器
  5.3.1 主从D 触发器
  5.3.2 主从RS触发器
  5.3.3 边沿触发的D 触发器
  5.3.4 带清零和置数信号的D 触发器
  5.3.5 T触发器
  5.3.6 JK触发器
 5.4 寄存器
  5.4.1 移位寄存器
  5.4.2 双向移位寄存器
 5.5 计数器
  5.5.1 异步计数器
  5.5.2 同步计数器
  5.5.3 并行置数计数器
  5.5.4 二-十进制计数器
 5.6 寄存器型计数器
  5.6.1 环形计数器
  5.6.2 扭环形计数器
 5.7 小结
 习题
第6章 时序逻辑分析与设计
 6.1 同步时序逻辑的分析
  6.1.1 小型同步时序逻辑分析实例
  6.1.2 中型同步时序逻辑分析
 6.2 时序逻辑元件的功能变换
 6.3 同步时序逻辑的设计
  6.3.1 小型同步时序逻辑设计实例
  6.3.2 串行加法器的设计
  6.3.3 计数器的设计
  6.3.4 中型同步时序逻辑设计
  6.3.5 状态化简
 6.4 异步时序逻辑的分析
 6.5 小结
 习题
第7章 综合逻辑设计
 7.1 算法状态机
 7.2 算术逻辑单元结构的设计
 7.3 总线结构的设计
 7.4 存储部件的设计
 7.5 小结
 习题
第8章 逻辑设计的VHDL语言
 8.1 VHDL入门需掌握的基本知识
 8.2 命名规则和注释
 8.3 对象及其说明、运算和赋值
  8.3.1 信号、变量和常量
  8.3.2 数据类型
  8.3.3 信号、变量和常量的说明
  8.3.4 常用运算符
  8.3.5 赋值语句
 8.4 if语句、case语句和process语句的使用
  8.4.1 if 语句
  8.4.2 process语句
  8.4.3 case语句
 8.5 设计实体
  8.5.1 实体(entity)
  8.5.2 结构体(architecture)
 8.6 层次结构设计
  8.6.1 component语句和port map语句
  8.6.2 用层次结构设计方法设计一个与或门
 8.7 一个通用寄存器组的设计
  8.7.1 设计要求
  8.7.2 设计方案
  8.7.3 设计实现
 8.8 用VHDL语言设计硬件的几点建议
 8.9 小结
 习题
第9章 逻辑设计环境及实例
 9.1 在Quartus II 9.0中用原理图实现的设计实例
  9.1.1 基本门路设计
  9.1.2 加法器设计
 9.2 在Quartus II 9.0中用VHDL语言的设计实例
  9.2.1 编码器的设计
  9.2.2 译码器的设计
  9.2.3 寄存器的设计
  9.2.4 计数器的设计
  9.2.5 分频器的设计
 9.3 在Quartus II 9.0中的数字系统综合设计实例
  9.3.1 扫描数码管显示
  9.3.2 交通灯控制器的设计实现
 9.4 小结